Diseño y construcción de un codificador y decodificador para un código convolucional
| dc.contributor.advisor | Doutreloigne, Jan | es_ES |
| dc.contributor.author | Andrade Rodas, Juan | es_ES |
| dc.date.accessioned | 2014-06-24T21:17:42Z | |
| dc.date.available | 2014-06-24T21:17:42Z | |
| dc.date.issued | 1997 | es_ES |
| dc.description | Una de tantas maneras de detectar y corregir errores es por medio de la codificación usando códigos convolucionales o recurrentes. En este caso se ha diseñado e implementado un codificador-decodificador con restricción de longitud 6 capaz de detectar y corregir errores aleatorios y ráfagas de hasta 4 errores. Estas características pueden ser incrementadas según el diseño pero no indefinidamente debido a los requerimientos de memoria y de velocidad en el decodificador. La velocidad del código es 1/2, es decir velocidad doble en el canal. El decodificador usa el algoritmo de Verosimilitud Máxima de Viterbi, el cual es ejecutado por un microcontrolador 87C51. | es_ES |
| dc.description.city | Cuenca | es_ES |
| dc.description.degree | Ingeniero Eléctrico | es_ES |
| dc.format | application/pdf | es_ES |
| dc.identifier.uri | http://dspace.ucuenca.edu.ec/handle/123456789/6541 | |
| dc.language.iso | spa | es_ES |
| dc.relation.ispartofseries | TE-206 | es_ES |
| dc.rights | openAccess | |
| dc.rights.uri | http://creativecommons.org/licenses/by-nc-sa/3.0/ec/ | |
| dc.subject | Sistemas De Comunicacion | es_ES |
| dc.subject | Codificador | es_ES |
| dc.subject | Decodificador | es_ES |
| dc.subject | Ingenieria Electrica | es_ES |
| dc.title | Diseño y construcción de un codificador y decodificador para un código convolucional | es_ES |
| dc.type | bachelorThesis | es_ES |
| dc.ucuenca.paginacion | 80 páginas | es_ES |
